News Release

Des scientifiques montrent que les puces informatiques pourraient être miniaturisées encore davantage

Peer-Reviewed Publication

Paul Scherrer Institute

image: 

The surface of a silicon wafer is so smooth that it produces an almost perfect mirror image, as demonstrated here by Iason Giannopoulos (left) and Dimitrios Kazazis.

view more 

Credit: Paul Scherrer Institut PSI/Mahir Dzambegovic

Des scientifiques du PSI ont perfectionné la résolution de ce qu’on appelle la photolithographie. Grâce à leurs découvertes, ils veulent contribuer à faire progresser la miniaturisation des puces informatiques.

 

La miniaturisation des puces informatiques est un facteur essentiel de la révolution numérique. Elle permet de réduire la taille des ordinateurs et d’augmenter leurs performances. C’est ce qui rend possible la conduite autonome, l’intelligence artificielle et la norme 5G pour la téléphonie mobile. Un groupe de travail, emmené par Dimitrios Kazazis et Yasin Ekinci au Laboratoire de nanosciences et technologies des rayons X à l’Institut Paul Scherrer PSI, vient de développer une technique novatrice qui permet de fabriquer des modèles de circuits encore plus denses.  Les micro-puces les plus modernes ont actuellement des pistes conductrices espacées de seulement douze nanomètres, c'est-à-dire environ 6000 fois plus fines qu'un cheveu humain.  Les scientifiques, eux, ont produit des conducteurs espacés de 5 nanomètres seulement, soit 13 000 fois plus fins qu’un cheveu. Cela permet d’agencer les circuits de manière beaucoup plus compacte qu’auparavant. «Notre travail démontre les possibilités de structuration avec la lumière et prouve ce qui peut être réalisé avec la lumière, explique Iason Giannopoulos. Cela représente une étape importante, aussi bien pour l’industrie que pour la recherche.»

 

Produire les puces comme on produisait des images au cinéma

 

En 1970, une micropuce pouvait accueillir seulement une centaine de transistors. Aujourd’hui, une puce pas plus grande que le bout du doigt comporte quelque 60 milliards d’éléments. Ces composants sont produits à l’aide d’une exposition appelée photolithographie: un fin disque de silicium, le «wafer», est enduit d’une couche photosensible, appelée résine photosensible ou «photoresist» en anglais. On procède ensuite à l’exposition qui correspond au schéma de construction de la puce et modifie les propriétés de la résine photosensible. Celle-ci devient ainsi soluble ou insoluble dans certains solvants. Les processus suivants éliminent soit les parties exposées (procédé positif), soit les parties non exposées (procédé négatif). Pour finir, il ne reste sur le wafer plus que le motif de câblage souhaité avec les conducteurs.

 

((Foto 20240521_Halbleiter Kazazis_0077))

 

La lumière utilisée est décisive pour la miniaturisation et des puces toujours plus compactes. Les lois de la physique stipulent que plus la longueur d’onde de la lumière utilisée est courte, plus les structures reproduites peuvent être denses. La «deep ultraviolet light» (DUV) a longtemps été utilisée dans l’industrie. Il s’agit d’une lumière laser avec une longueur d’onde de 193 nanomètres. A titre de comparaison, pour l’être humain, la gamme visible de la lumière bleue s’achève à environ 400 nanomètres.

 

Depuis 2019, les fabricants utilisent l’«extreme ultraviolet light» (EUV) ou rayonnement ultraviolet extrême avec une longueur d’onde de 13,5 nanomètres, autrement dit raccourcie de plus d’un facteur dix. Cette utilisation permet d’imprimer des structures encore plus fines, jusqu’à 10 nanomètres, voire moins. Au PSI, les scientifiques utilisent pour leurs analyses le rayonnement synchrotron de la Source de Lumière Suisse SLS, qui est adaptée à la norme industrielle de 13,5 nanomètres.

 

La lithographie photonique permet les résolutions les plus élevées

 

Les scientifiques du PSI ont perfectionné la lithographie EUV conventionnelle en irradiant l’échantillon non pas de manière directe, mais de manière indirecte. Dans la lithographie interférentielle à miroir UVE (MIL), deux faisceaux cohérents l’un par rapport à l’autre sont réfléchis par deux miroirs identiques sur le wafer. Les rayons produisent ensuite un motif d’interférence avec un modèle qui dépend à la fois de l’angle de la lumière incidente et de sa longueur d’onde. Le groupe a ainsi obtenu des résolutions – c’est-à-dire des distances entre les conducteurs – de 5 nanomètres, et ce en une seule exposition. Au microscope électronique, les conducteurs ont révélé de bons contrastes avec des bords nets.

 

«Nos résultats montrent que la lithographie EUV permet des résolutions extrêmement élevées ce qui suggère qu’il n’y a pas encore de limites fondamentales, constate Dimitrios Kazazis. C’est un aspect vraiment exaltant qui élargit l’horizon de ce que nous pensions possible. Et cela ouvre de nouvelles voies pour la recherche dans le domaine de la lithographie EUV et des photoresists», conclut Dimitrios Kazazis.

 

Dès fin 2025: dans une nouvelle chambre EUVL

 

Pour l’instant, cette démarche n’est pas particulièrement intéressante pour la production industrielle de puces, car comparée aux normes industrielles, elle est très lente et ne peut produire que de simples structures périodiques, et non des concepts de puces. Mais elle offre en revanche une méthode pour mettre au point des résines photosensibles qui seront nécessaires à la future production de puces, et ce avec une résolution qui ne peut être atteinte dans l’industrie. L’équipe prévoit de poursuivre ses recherches avec un nouvel outil EUV à la SLS. Attendu pour fin 2025, ce nouvel appareil sera couplé à la SLS 2.0, que l’on équipe actuellement, et offrira beaucoup plus de performance et de possibilités.

 

 

Texte: Werner Siefer

 

 

 

Contact:

 

Dr Dimitrios Kazazis

Laboratoire de nanosciences et technologies des rayons X
PSI Center for Photon Science

Institut Paul Scherrer PSI

 

+41 56 310 55 78

dimitrios.kazazis@psi.ch
[anglais]

 

 

 

 

 

Publication originale

 

Extreme ultraviolet lithography reaches 5 nm resolution

I. Giannopoulos, I. Mochi, M. Vockenhuber, Y. Ekinci & D. Kazazis

Nanoscale, 12.08.2024

DOI: 10.1039/D4NR01332H

 

 

Informations supplémentaires

 

Un nouveau procédé pour des puces informatiques encore plus compactes – Texte du 5 juin 2023

https://www.psi.ch/fr/media/actualites-recherche/un-nouveau-procede-pour-des-puces-informatiques-encore-plus-compactes


Disclaimer: AAAS and EurekAlert! are not responsible for the accuracy of news releases posted to EurekAlert! by contributing institutions or for the use of any information through the EurekAlert system.